現(xiàn)代通信系統(tǒng)要求通信距離遠(yuǎn)、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一個重要方向。一個系統(tǒng)的通信質(zhì)量, 很大程度上依賴于所采用的調(diào)制方式。因此,對調(diào)制方式的研究, 將直接決定通信系統(tǒng)質(zhì)量的好壞[1, 2]。隨著超大規(guī)模集成電路的發(fā)展, 尤其是微電子技術(shù)和計算機技術(shù)的迅猛發(fā)展和廣泛應(yīng)用, 數(shù)字化成為目前通信技術(shù)發(fā)展的趨勢, 它具有可靠性高、靈活性強、易大規(guī)模集成等優(yōu)點, 日益受到重視。目前, 數(shù)字化的手段主要有專用集成電路(ASIC) 和通用數(shù)字信號處理器(DSP) ?,F(xiàn)場可編程門陣列( FPGA) 提供了實現(xiàn)數(shù)字信號處理的第三種解決方案, 它結(jié)合了以上兩種方式的優(yōu)勢, 具有開發(fā)周期短、設(shè)計方案修改方便、成本低、投資不存在風(fēng)險問題等[3]。本設(shè)計選用了Altera公司的APEX20KE系列的FPGA芯片來實現(xiàn)設(shè)計。
|